简介:为了提高AES算法中IP核数据的吞吐量并同时减小硬件资源的占用,以达到速度和面积的折中实现,采用混合流水线结构和可重构技术完成了IP核的设计.该设计包括在同一个混合流水线结构的流程中实现了AES算法的加密和解密过程;根据有限域的性质,对AES算法中的Sbox盒进行了优化;结合可重构技术,完成了对AES轮变换的主要构件ShiftRow和MixColumn的优化.本设计在XilinxVirtex2pxc2vp20-7FPGA器件上完成,其数据吞吐量达到2.58Gbit/s,所需组合逻辑仅为3233块,通过与同型号器件上的其他设计进行对比,实现了速度和面积的折中,在吞吐量和面积上都得到了比较理想的结果.
简介:摘要:拓扑优化技术经过多年的发展已成为结构设计的有力工具。在过去的十年中,拓扑优化在结构工程领域内涌现出一批具有创新性的应用。从结构理论到构件设计,再到整体结构找形,这些应用涉及工程结构的各个层面。拓扑优化在这些应用中被视为一种突破传统设计的重要方法。本文对拓扑优化在结构工程中的应用进行了分析与研究,希望该领域的工作人员提供参考与借鉴。
简介:摘要:在满足一定要求的条件下,结构拓扑优化能达到一定的性能目标。本文介绍了一种结构拓扑优化设计方法,并对其进行了分析。首先,本文对现有的几种拓扑优化理论方法进行了简单介绍,包括梯度下降法,水平集法,SIMP法等。然后,将其运用于建筑物的主体结构,楼梯,墙壁,桥梁等的结构进行了详细地分析。此外,本项目还将研究基于拓扑优化技术的建筑耐久性和节能降耗技术。并对结构拓扑优化今后的研究方向及面临的问题进行了预测。