简介:在FPGA进行硬件加速的基础上,采用10位的高速A/D转换器设计并实现了采样率5Gsps(Gigabitsamplespersecond)、带宽2GHz的宽带数字接收机的硬件实物原型.在所设计的硬件平台上,完成了FPGA硬件加速的FFT算法实现和超分辨率的信号检测算法实现,进而提高了接收机在接收多个信号时的瞬时动态范围(IDR).该设计较之前代在集成度、功耗、体积和动态性能等方面均有显著提升.经实验验证,在高达2GHz的频率范围内,接收机同时接收两个信号时,通过硬件加速的4096点FFT计算,其瞬时动态范围最大可达52dB.
简介:在永磁同步电机数学模型的基础上,根据电机全磁链ψ0和转子永磁体与定子交链的磁链ψf相等的原则,介绍了恒磁链控制法.并通过推导永磁同步电机电磁转矩与定子电流的数学方程,采用查表法建立电流与转矩的拟合关系,使用MATLAB仿真软件建立电机模型,并将恒磁链控制分别与id=0和最大转矩电流比(MTPA)控制方法做了详细对比.仿真结果表明,恒磁链控制法下系统的稳态误差仅有0.478%,稳定性很优秀,且调整时间分别比id=0控制和MTPA控制要快7.7%和27.6%,且功率因数为0.72,均高于id=0控制的0.62和最大转矩电流比控制的0.67.