简介:新一代视频编码标准HEVC(HighEfficiencyVideoCoding)以更多尺寸的PU(PredictionUnit)以及更多的预测模式,对帧内预测的硬件设计提出了挑战。本文针对HEVC帧内预测模式选择提出了一种新的硬件结构,即采用16×16像素大小为基本处理块,且按行预测,不仅可以向下实现8×8与4×4的复用,还可以向上实现32×32的复用。针对预测过程中较复杂的参考像素选择电路,本文利用相同模式下不同PU大小的参考像素规律的一致性,将上下行之间的第一个参考像素位置索引偏移值存入ROM中,减少了选择过程中的计算量,简化了按行预测参考像素选择电路结构,方便了各种PU的复用。经验证,本文提出的方法可以在较小面积下实现全模式以及所有大小PU的预测。
简介:从ISAR成像原理出发,分析了散射点越距离单元走动(MTRC)对ISAR分辨率的影响,通过高分辨DFT数据矩阵求逆和AR模型进行方位谱数据外推;对不同的信噪比条件下,两种方法外推前后ISAR像的距离和方位分辨率及相关性作了比较分析:分析表明,方位谱外推的方法可在提高方位向分辨率的同时,有效地克服MTRC对距离向分辨率的降质,从而提高ISAR的成像质量。