基于Proteus简易逻辑分析仪设计与实现

在线阅读 下载PDF 导出详情
摘要 本文介绍了一种基于Proteus简易逻辑分析仪开发过程,电路主要包括时钟脉冲和多路标准信号产生器电路、多路脉冲分配器电路、多路电子模拟开关电路、直流叠加电路四个部分,并对设计电路利用Proteus软件进行仿真调试.结果显示在同一屏幕上能同时显示四路稳定波形,实现逻辑分析仪功能。
机构地区 不详
出版日期 2013年04月14日(中国期刊网平台首次上网日期,不代表论文的发表时间)
  • 相关文献